官方論壇
官方淘寶
官方博客
微信公眾號
點擊聯系吳工 點擊聯系周老師
明德揚就業班現正火熱招生中,課程主要傳授至簡設計法,100天的課程足以滿足崗位需要,包就業推薦,詳情點擊咨詢...

FPGA企業定制培訓

發布時間:2019-09-09 瀏覽量:329


明德揚科技教育以現場可編程門陣列(FPGA)為核心,在原有FPGA人才培訓和專業人才獵頭服務基礎上,面向廣大企業開展FPGA內訓業務,深受用戶信賴和好評。以下是我們的課程大綱。


企業培訓大綱(參考)

序號

主題

學習目標

學習內容

實驗

1

主題1FPGA現代數字系統設計及開發流程

掌握FPGA基本設計流程;掌握FPGA的開發工具;掌握FPGA的調試工具。

FPGA開發流程
VIVADO
綜合編譯、配置管腳等方法
VIVADO
在線調試工具的使用方法

實驗:PWM脈沖開發的完整流程

2

主題2Verilog可綜合設計

掌握Verilog HDL語言中可綜合語法
掌握利用Verilog HDL完成常用的組合邏輯和時序邏輯

Verilog HDL語言的開發基礎,包括其開發優勢以及可綜合的概念
Verilog HDL
語言的基本結構、例化以及參數化原件的實現
Verilog HDL
基本語言要素,包括各類數據類型的使用
行為描述語句,包括組合邏輯和時序邏輯的書寫方法
難點釋疑,包括阻塞賦值和非阻塞賦值、雙向端口、鎖存器、同步/異步電路、IFCASE語句的區別等應用難點

實驗:實現算法(a+b*c+d

3

主題3FPGA至簡設計

至簡設計概述
至簡設計的技巧和規則
掌握到簡設計的方法
養成良好的代碼書寫風格

至簡設計法的計數器規則
至簡設計法的狀態機規則
至簡設計法的架構劃分規則
至簡設計法的設計案例

實驗:計數器設計
實驗:SPI接口設計
實驗:算法實現:累加和

4

主題4XILXIN的常用IP

掌握XILINX 一般IP核的使用方法(FIFO);
掌握XILINX FFT IP核的使用方法;
掌握XILINX LVDS IP核的使用方法。

XILINX IP核生成流程
FFT IP
核的介紹和使用方法
LVDS IP
核的介紹和使用方法
總結 IP核的一般使用方法

實驗:使用FFT IP核實現頻譜計算
實驗:在上一工程基礎上,對頻譜數據進行開方根和求和等運算
實驗:在上一工程基礎上,添加LVDS接口(激光測距工程)

5

主題5Verilog仿真技巧

理解Verilog HDL語言的仿真原理,掌握Verilog HDL語言中的仿真語法以及系統任務,能夠編寫常用的測試代碼,并利用ModeISsim完成代碼測試的技巧

仿真和驗證概述。
Verilog HDL
語義解釋以及仿真原理簡介
常用的行為仿真描述語句。
各種仿真激勵的產生,包括時鐘、復位信號以及常見測試數據的產生。
Model Sim
軟件的使用。

實驗:仿真激光測距工程,并用文件方法檢測數據

6

主題6:時序約束入門與分析

掌握VIVADO的時序約束工具
掌握FPGA時序的概念
掌握建立時間和保持時間概念
掌握時鐘頻率的決定性因素
掌握時鐘的約束方法

VIVADO時序約束的方法
FPGA
時序概念、建立時間和保持時間概念、時鐘頻率

實驗:激光測距工程進行時序約束,得到時序約束報告,并對時序約束報告進行分析。

7

主題7FPGA高性能設計方法

速度與資源互換原則
流水線設計
高效的代碼技術

影響FPGA速度的因素;
延時和帶寬的異同;
FPGA
資源的估算方法;
速度和資源的關系;
速度換資源的場合和一般方法;
資源換速度的場合和一般方法。

實驗:在500M的采樣率下,激光測距工程會遇到什么問題?以及如何解決?(資源換速度)

8

主題8:深入理解FPGA的系統

1)深入理解FPGA的基本結構與資源
2
FPGA基本算法機構(以加法、乘法和FIR濾波為例)
3
)基本時序概念(路徑周期和接口、全局時序和時序例外)
4
)面向時序性能的FPGA代碼設計與綜合(Spartan-3/6Virtex-4/5/6/7UltraScaie)
5
)深入理解FPGA設計流程(Vivado2018.2

9

主題9:高級仿真技巧

掌握自動對比仿真的技巧
掌握MODELSIMDO文件的使用
掌握大模塊設計中的一些仿真管理技巧

系統函數的使用,以文件讀取任務為主,從而快速完成大規模程序的驗證。
自動對比仿真的技巧;
DO
文件介紹和使用;
大規模設計中應用的仿真管理技巧。

實驗:仿真激光測距工程,產生3個測試用例;使用DO文件的方式自動仿真。
實驗:演示代碼迭代的仿真實驗。

10

主題10VIVADO下的“層次化、模塊化”設計方法學

1)層次化、模塊化設計方法
2
)模塊劃分和架構設計
3
)設計保存技術
4
)團隊合作設計

實驗:激光測距工程的架構設計思路

11

主題11FPGA時序約束與分析

1)時序的概念和原理
2
)時鐘約束的步驟
3
)時鐘時序約束
4
)輸入延時input delay時序約束方法
5
)輸出延時output delay約束方法
6
)時序例外的約束方法

基于激光測距工程進行時序約束,包括
實驗:時鐘約束的練習
實驗:輸入延時約束練習
實驗:輸出延時約束練習
實驗:時序例外約束練習


注:以上僅是部分課程內容,更多課程未能一一列出,可根據企業實際需要定制課程內容,歡迎前來洽談。


以下為部分常見問題摘錄:


1、???????? 為什么要開展企業內訓?

總體來說,企業內訓是世界500強企業普遍采用的一種培訓方案,在為企業帶來系統的現代管理知識與技能的同時,還能為企業帶來更突出的附加價值,可以快速轉化為直接效益和間接效益。增強企業人才的凝聚力、向心力和業務水平。


2、???????? 為什么選擇明德揚?

選擇明德揚進行企業培訓,有如下優勢

a)????? 明德揚具備豐富的企業培訓經驗;

b)????? 明德揚快速幫助公司建立企業規范;

c)????? 明德揚可快速提高研發團隊實力;

d)????? 明德揚在新員工入職培訓上有豐富的經驗;

e)????? 明德揚設計技巧方面有獨特的優勢;

f)?????? 明德揚FPGA課程內容豐富,包括時序約束、數字信息處理、高速接口方面有豐富的培訓經驗。

?

? 3、你們之前做過企業內訓嗎?

???? 明德揚與眾多國內優秀高科技企業保持著非常良好的合作關系,具備豐富的企業內訓實際經驗,明德揚向包括海格通信、廣州敏道信息科技有限公司、東莞市瑞航信息科技有限公司等高科技企業提供了完善周到的內訓服務,深得廣大客戶信賴。其中大部分企業更是與明德揚建立了長期戰略合作伙伴關系。


4、???????? 你們怎么做到幫我們快速建立企業規范的?

???? 明德揚采用核心自主知識產權的《潘文明至簡設計法》,用獨創的“八步法”,并結合企業的實際需求,把FPGA設計步驟標準化。所有項目只需要依據規范,按照標準化步驟進行設計。建立了成熟完整的設計規范體系,而且細化到對整個項目的所有流程和操作,如架構設計、模塊劃分、代碼編寫、仿真驗證等均有實用的規范。

?

5、???????? 你們怎么快速提高我們研發團隊實力?

任何公司研發團隊的成員,水平都參差不齊。可能有剛畢業的學生、也有資深工程師。明德揚企業內訓顯著提高研發團隊的實力,將資深工程師的技巧和經驗,轉化為團隊遵守的規則,從而即使無經驗的工程師,也能快速獲得研發實力。

?

6、???????? 你們有適合新入職、零基礎員工的課程嗎?

明德揚本身就是FPGA培訓機構,培訓出大量零基礎、通過培訓快速勝任FPGA設計工程師崗位的實用型技術人才,深受企業歡迎。明德揚潘文明先生的《至簡設計法》核心就是一個“簡”字。除了在設計思路、過程、結果等方面實現了至簡化,學習方法也是最簡單,零基礎的新員工學習也沒有任何障礙。

?

7、???????? 你們有設計技巧方面培訓科目嗎?

8、???????? 明德揚在設計技巧方面有獨特的優勢。

《潘文明至簡設計法》來源于華為海思的大量經典案例,是眾多業內一流工程師的經驗、技巧的結晶。通過該方法,結合企業實際需求,將FPGA設計規范和標準化,眾多設計的技巧實用化。最后形成一整套適用于具體企業的通用、高效、實用、易學的設計方法。

?

10、企業內訓課程是固定的嗎?是否可以根據我公司實際來定制課程?

?明德揚FPGA課程內容豐富,包括時序約束、數字信息處理、高速接口方面有豐富的培訓經驗。明德揚善于將復雜的理論簡單化,并通過由易到難的實踐,確保學員能掌握課程的精髓。

明德揚支持企業根據自身情況定制課程,包括課程內容、課程時間等,歡迎前來洽談。

?

? 11、我們公司是研發性質的,你們培訓過程中不可避免的會接觸到我們的一些商業機密,如何保證不外泄?

?????? 首先,我們簽訂保密協議,有法律保障,我們不會將任何相關信息泄露;其次,我們公司也有相關的內部保密制度;第三、我們是培訓機構,不進行生產活動,因此任何情況下不可能與具體企業產生競爭市場。

?

?? 12、你們是固定收費嗎?

????? 不是的,培訓費用是根據每家企業的課程內容、學員基礎和學習時間而定的,歡迎前來洽談。?

?

免費申請試聽課程

  •   
  •   
  •   
  •  
  • 提  交
  • FPGA教育領域第一品牌
  • 咨詢熱線:020-39002701
  • 技術交流Q群:97925396
    开奖直播中彩网